关键特性
SNR = 65 dBFS @ fIN高达250 MHz @ 500 MSPS
ENOB = 10.5位 @ fIN高达250 MHz @ 500 MSPS(-1.0 dBFS)
SFDR = 78 dBc @ fIN高达250 MHz @ 500 MSPS(-1.0 dBFS)
集成输入缓冲器
出色的线性度
DNL =±0.5 LSB(典型值)
INL =±0.6 LSB(典型值)
LVDS @ 500 MSPS(ANSI-644电平)
1 GHz全功率模拟带宽
片上基准,无需外部去耦
低功耗
690毫瓦 @ 500 MSPS—LVDS SDR模式
660毫瓦 @ 500 MSPS—LVDS DDR模式
可编程(标称)输入电压范围
1.18V P-P至1.6V P-P,1.5V p-p标称
1.8 V模拟和数字电源操作
可选择输出数据格式(偏移二进制、二进制补码、格雷码)
时钟占空比稳定器
具有可编程时钟和数据调整功能的集成数据时钟输出
应用
无线和有线宽带通信
电缆反向路径
通信测试设备
雷达和卫星子系统
功率放大器线性化
相关资料下载
AD9434